کالیبراسیون پس زمینه جدید روی یک مبدل آنالوگ به دیجیتال 12pipeline بیتی، 200 مگا هرتز

thesis
abstract

در این پایان نامه یک الگوریتم جدید برای کالیبراسیون آنالوگ در adcهایpipeline multi-bit per stage ارائه شده است. الگوریتم حاضر بر روی یک adc، 12 بیت، که شامل 9 طبقه است، به طوری که طبقه اول 3 بیت، طبقه دوم 2 بیت با یک لول اضافه، طبقات سوم تا هشتم 1.5 بیت و طبقه نهم 2 بیت دیجیتال تولید می کنند. در این روش خطای بهره در طبقات ابتدایی، تشخیص و تصحیح می شوند. کالیبراسیون بر روی 2 طبقه اول که 5 بیت خروجی دارند، انجام می شود. عمل تشخیص خطا بصورت دیجیتالی و تصحیح آن بصورت آنالوگ و بر روی mdac هر طبقه صورت می گیرد. با این روش با وجود خطا، enob از 6.8 تا 11.7 قابل تصحیح می باشد. شبیه سازی ها ثابت می کند که مشخصات دینامیکی و استاتیکی مبدل بهتر می شوند.

First 15 pages

Signup for downloading 15 first pages

Already have an account?login

similar resources

کالیبراسیون دیجیتال پس زمینه ی مبدل آنالوگ به دیجیتال تقریبات متوالی

مبدل های آنالوگ به دیجیتال تقریبات متوالی به دلیل برقراری مصالحه خوب میان سرعت و دقت و همچنین پیچیدگی پایین مدارات آنالوگ نسبت به دیگر مبدل ها، در کاربردهایی با توان مصرفی پایین و دقت و سرعت متوسط بسیار مورد توجه هستند. عدم تطبیق خازن در این مبدل عامل محدود کننده دقت و میزان تفکیک پذیری مبدل است. بدون به کار بردن کالیبراسیون دقت این مبدل ها پایین است. در این پژوهش روش به کار برده شده امکان کالی...

کالیبراسیون دیجیتال پس زمینه ای خطای لحظه ی نمونه برداری در مبدل های آنالوگ به دیجیتال time-interleaved

با افزایش کاربرد پردازش سیگنال دیجیتال، نیاز به مبدل های آنالوگ به دیجیتال با سرعت نمونه برداری بالا بیش از پیش احساس می شود. مبدل های آنالوگ به دیجیتال پرسرعت با رزولوشن کم/متوسط، در بسیاری از کاربردهای گسترده نظیر مخابرات پهنای باند وسیع (uwb)، ابزارهای ذخیره داده، گیرنده های مخابراتی ofdm-60ghz، رادار و اسیلوسکوپ های دیجیتالی مورد استفاده قرار می گیرند. بالا بردن سرعت و دقت به طور هم زمان در...

15 صفحه اول

کالیبراسیون دیجیتال پس زمینه ی مبدل آنالوگ به دیجیتال پایپ لاین با دنباله ی نویز شبه تصادفی

از مبدل های آنالوگ به دیجیتال پایپ لاین در سیستم های ارتباطی به طور گسترده استفاده می شود. دقت این مبدل-ها به دلیل محدودیت هایی مانند وجود آفست مقایسه گرها، خطای حافظه و بهره محدود تقویت کننده ی ولتاژ باقیمانده کاهش می یابد. این پژوهش جهت حذف این عوامل خطا از کالیبراسیون پس زمینه ی دیجیتال با دنباله ی نویز شبه تصادفی استفاده می کند. در روش های پیشین از این شیوه ی کالیبراسیون جهت حذف برخی از عوا...

کالیبراسیون دیجیتال خطا در مبدل آنالوگ به دیجیتال سیگما-دلتا

امروزه مبدل های ?? به واسطه دارا بودن دقت های بالا با سخت افزاری ساده در کاربردهای وسیعی همچون مخابرات داده استفاده می شوند. از طرفی با کوچک شدن تکنولوژی و کاهش سطح منابع تغذیه تأمین کننده توان مدار، دراین مبدل ها از osrهای کوچکی استفاده می شود که این خود باعث افزایش تأثیر نویز کوانتیزاسیون در خروجی می شود. جهت برطرف کردن این مشکل می توان از تکنیک های حذف نویز وفقی anc استفاده کرد. این تکنیک دا...

کالیبراسیون دیجیتال مبدل آنالوگ به دیجیتال پایپ لاین radix-4

: مبدل های آنالوگ به دیجیتال با سرعت بالا و تعداد بیت بالا جزء بلوک های ساختاری مهم در بیشتر کاربردهای الکترونیکی هستند. مبدل های آنالوگ به دیجیتال یک پل ارتباطی بین دنیای آنالوگ و دیجیتال می باشند. انواع متفاوتی از مبدل ها همچون فلش، دو طبقه، چندبخشی و پایپ لاین از نوع سرعت بالا و تعداد بیت نسبتا بالا می باشند. از این دسته، معماری مبدل آنالوگ به دیجیتال پایپ لاین برای کاربردهایی همچون سیستم ها...

کالیبراسیون دیجیتال خطاهای زمان و بهره در مبدل های آنالوگ به دیجیتال میانگذاری شده در زمان

امروزه کارایی سیستم های مخابراتی وابسته به مبدل های آنالوگ به دیجیتال است. به منظور انعطاف پذیری بیشتر تکنولوژی های مخابراتی نسل آینده، مبدل هایی با کارایی بیشتر نیاز است لذا ساختار میانگذاری شده در زمان مبدل ها، می تواند راه حل مناسبی برای افزایش کارایی تکنولوژی های مخابراتی باشد. یک مبدل آنالوگ به دیجیتال میانگذاری شده در زمان(ti-adc) با موازی کردن m مبدل، توان عملیاتی اش را افزایش می دهد. با...

15 صفحه اول

My Resources

Save resource for easier access later

Save to my library Already added to my library

{@ msg_add @}


document type: thesis

وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز

Hosted on Doprax cloud platform doprax.com

copyright © 2015-2023